В Сан-Франциско состоялась конференция ISSCC (International Solid-State Circuits Conference), на которой Массачусетский технологический институт и компания Texas Instruments представили результаты совместных исследований, направленных на разработку нового ультра-экономичного мобильного процессора, производимого по 28-нанометровой технологии.
Было отмечено, что данный LPDSP-процессор (Low Power Digital Signal Processor) в режиме максимальной нагрузки работает при напряжении 1 В, а в экономичном режиме вольтаж снижается практически в два раза и составляет всего 0,6 В. При максимальной нагрузке новинка работает с тактовой частотой 587 МГц, потребление энергии при этом составляет 113 мВт. В экономичном режиме частота снижается до 43,4 МГц.
Чип является первой разработкой, при производстве которой использовалась 28-нанометровая технология, устройство основано на четвертой ревизии 32-регистровой версии мобильного процессора TMS320C64x VLIW DSP. Данная SoC-система (system-on-a-chip) имеет кэш-память первого уровня размером 32 КБ, 128 КБ кэш-памяти второго уровня, блоки внешней памяти, карт памяти и интерфейсов SPI, I2S и UART.
Texas Instruments заявила о своем намерении начать выпуск мобильных процессоров нового поколения, в основу которых ляжет данная разработка — они будут отличаться более высокой производительностью и пониженным уровнем потребления энергии. Однако о сроках появления на рынке данных устройств компания не предоставила никакой информации.